<div dir="ltr">Thanks thats an interesting read and good to know. Was just a dts config problem, we`re using dual Xeon sockets which boot over SPI.<div><br></div><div>Cheers</div><div>Aaron</div></div><div class="gmail_extra"><br><div class="gmail_quote">On 13 July 2018 at 02:26, Tao Ren <span dir="ltr"><<a href="mailto:taoren@fb.com" target="_blank">taoren@fb.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">





<div lang="EN-US" link="blue" vlink="purple">
<div class="m_8337887526448798311WordSection1">
<p class="MsoNormal">Looks like you are facing the same/similar issue mentioned in below page?<u></u><u></u></p>
<p class="MsoNormal"><u></u> <u></u></p>
<p class="MsoNormal"><a href="https://www.anandtech.com/show/11110/semi-critical-intel-atom-c2000-flaw-discovered" target="_blank">https://www.anandtech.com/<wbr>show/11110/semi-critical-<wbr>intel-atom-c2000-flaw-<wbr>discovered</a>
<u></u><u></u></p>
<p class="MsoNormal"><u></u> <u></u></p>
<p class="MsoNormal"><u></u> <u></u></p>
<p class="MsoNormal">- Tao<u></u><u></u></p>
<p class="MsoNormal"><u></u> <u></u></p>
<div style="border:none;border-top:solid #b5c4df 1.0pt;padding:3.0pt 0in 0in 0in">
<p class="MsoNormal"><b><span style="font-size:12.0pt;color:black">From: </span></b><span style="font-size:12.0pt;color:black">openbmc <openbmc-bounces+taoren=<a href="mailto:fb.com@lists.ozlabs.org" target="_blank">fb.<wbr>com@lists.ozlabs.org</a>> on behalf of Aaron <<a href="mailto:aaron_ppus@fmad.com" target="_blank">aaron_ppus@fmad.com</a>><br>
<b>Date: </b>Thursday, July 12, 2018 at 7:35 AM<br>
<b>To: </b>OpenBMC Maillist <<a href="mailto:openbmc@lists.ozlabs.org" target="_blank">openbmc@lists.ozlabs.org</a>><br>
<b>Subject: </b>Re: AST2400 x86 bringup LPC problems<u></u><u></u></span></p>
</div><div><div class="h5">
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Per usual found the issue after spamming the list. The LCLK was disabled because lpc_ctrl was not setup correctly and error`ed out which cleans up and disables the lclk entirely... doh.
<u></u><u></u></p>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Aaron<u></u><u></u></p>
</div>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
<div>
<p class="MsoNormal">On 12 July 2018 at 16:47, Aaron <<a href="mailto:aaron_ppus@fmad.com" target="_blank">aaron_ppus@fmad.com</a>> wrote:<u></u><u></u></p>
<blockquote style="border:none;border-left:solid #cccccc 1.0pt;padding:0in 0in 0in 6.0pt;margin-left:4.8pt;margin-right:0in">
<div>
<p class="MsoNormal">Hi, <u></u><u></u></p>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Currently stuck bringup an x86 server board with the AST2400 and looking for advice.<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Have based the code on the Quanta machine, theres a bunch of dst changes and different gpio / i2c etc mappings. Most things work now, power control, can control, gpios are good etc however the LPC is broken.<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">What I cant working out is why the LPC interface is completely dead.<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Symptoms are:<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal">- LPC post code sniffer caches nothing<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal">- Host UART is completely missing<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal">- Host IO port range reading returns 0xff`s <u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Its as if the LPC block is not being reset or theres no clock or being muxed out or something. Been a few days now and still cant work it out.<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Originally thought it was because Strap[14] = 1  (LPC reset not connected to PCI reset) but on the board they physically routed PERST to the to the pin, so it should be ok.<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Any suggestions or advice ?<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
<div>
<p class="MsoNormal">Thanks<u></u><u></u></p>
</div>
<div>
<p class="MsoNormal"><span style="color:#888888">Aaron<u></u><u></u></span></p>
</div>
<div>
<p class="MsoNormal"><span style="color:#888888"><u></u> <u></u></span></p>
</div>
<div>
<p class="MsoNormal"><span style="color:#888888"><u></u> <u></u></span></p>
</div>
</div>
</blockquote>
</div>
<p class="MsoNormal"><u></u> <u></u></p>
</div>
</div></div></div>
</div>

</blockquote></div><br></div>