<div dir="ltr">Hi Andrew,<div><br></div><div>One question I have though: I think pinmux/pinctrl driver is supposed to be a boot time static pin configure module and parses DT and configures accordingly. Is it possible to use pinmux to dynamically modify the pin states? This is essentially the problem I'm trying to deal with.</div><div><br></div><div>Thanks,</div><div>Kun </div></div><div class="gmail_extra"><br><div class="gmail_quote">On Sun, Oct 23, 2016 at 8:05 PM, Andrew Jeffery <span dir="ltr"><<a href="mailto:andrew@aj.id.au" target="_blank">andrew@aj.id.au</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">Hi Kun,<br>
<div><div class="h5"><br>
On Fri, 2016-10-21 at 17:45 -0700, Kun Yi wrote:<br>
> Hello,<br>
><br>
> I'm looking for feedback on a simple Aspeed SPI1 mode control driver that does two things mainly:<br>
> 1. Expose a sysfs interface for userland control of SPI1 interface.<br>
> 2. Optionally override the SPI1 mode at probe if "start_mode" is configured in <br>
>    device tree.<br>
><br>
> Aspeed 24XX/25XX support three interface modes for their SPI1 interface,<br>
> which can be configured via HW strap register. In the typical case of connecting<br>
> a host flash chip SPI1 interface:<br>
> - SPI master mode makes BMC the master to the host SPI flash<br>
> - SPI pass-through mode make whichever external SPI interface connected to SYSSPI <br>
>   be the master<br>
> - There are also "disable" and "debug" modes. Aspeed 25XX specified the debug<br>
>   mode is reserved though.<br>
><br>
> In particular, SPI pass-through mode would enable an external SPI master to<br>
> directly program host SPI chip and possibly serve as an alternative way to LPC<br>
> for host CPU accessing SPI flash. I think by providing a sysfs handle, userspace<br>
> applications can have a flexible way to mux host SPI flash ownership between <br>
> BMC/external on the fly.<br>
><br>
> Overriding the SPI mode at probe time can be useful to make sure 2500-smc flash<br>
> controller always identifies the flash chip and create /dev/mtd files correctly.<br>
><br>
> I wrote the driver as a standalone misc driver for the ease of initial implementation.<br>
> There are other options such as merging the functionality into the SMC driver<br>
> itself, possibly enabled by optional device tree arguments/nodes, but I just want to<br>
> send the patches out first to gather comments on perceived usefulness of<br>
> the feature and how you think the driver should be constructed.<br>
<br>
</div></div>At least one issue I have with the implementation is that the strap<br>
register is currently "owned" by the pinctrl driver, but the patch as<br>
it stands has no interaction with this subsystem. Arguably the pinctrl<br>
driver is where this should be implemented, as it encapsulates pinmux<br>
whose aim is to manage the functionality made available on the SoC's<br>
pins.<br>
<br>
Currently the pinctrl driver treats the strapping register as read-<br>
only. That should probably change in light of what you're trying to do<br>
here, though only to the extent of allowing the SPI mode switch.<br>
<br>
Cheers,<br>
<br>
Andrew</blockquote></div><br><br clear="all"><div><br></div>-- <br><div class="gmail_signature" data-smartmail="gmail_signature"><div dir="ltr">Regards,<div>Kun</div></div></div>
</div>