<div dir="ltr"><div dir="ltr"><br></div><br><div class="gmail_quote"><div dir="ltr" class="gmail_attr">On Wed, Jul 12, 2023 at 8:53 PM Matus Gajdos <<a href="mailto:matuszpd@gmail.com">matuszpd@gmail.com</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">Otherwise bit clock remains running writing invalid data to the DAC.<br>
<br>
Signed-off-by: Matus Gajdos <<a href="mailto:matuszpd@gmail.com" target="_blank">matuszpd@gmail.com</a>><br></blockquote><div><br></div><div>Acked-by: Shengjiu Wang <<a href="mailto:shengjiu.wang@gmail.com">shengjiu.wang@gmail.com</a>></div><div><br></div><div>Best regards</div><div>Wang Shengjiu</div><div> </div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">
---<br>
 sound/soc/fsl/fsl_sai.c | 2 +-<br>
 sound/soc/fsl/fsl_sai.h | 1 +<br>
 2 files changed, 2 insertions(+), 1 deletion(-)<br>
<br>
diff --git a/sound/soc/fsl/fsl_sai.c b/sound/soc/fsl/fsl_sai.c<br>
index 5e09f634c61b..dcc7fbe7acac 100644<br>
--- a/sound/soc/fsl/fsl_sai.c<br>
+++ b/sound/soc/fsl/fsl_sai.c<br>
@@ -719,7 +719,7 @@ static void fsl_sai_config_disable(struct fsl_sai *sai, int dir)<br>
        u32 xcsr, count = 100;<br>
<br>
        regmap_update_bits(sai->regmap, FSL_SAI_xCSR(tx, ofs),<br>
-                          FSL_SAI_CSR_TERE, 0);<br>
+                          FSL_SAI_CSR_TERE | FSL_SAI_CSR_BCE, 0);<br>
<br>
        /* TERE will remain set till the end of current frame */<br>
        do {<br>
diff --git a/sound/soc/fsl/fsl_sai.h b/sound/soc/fsl/fsl_sai.h<br>
index 8254c3547b87..550df87b6a06 100644<br>
--- a/sound/soc/fsl/fsl_sai.h<br>
+++ b/sound/soc/fsl/fsl_sai.h<br>
@@ -91,6 +91,7 @@<br>
 /* SAI Transmit/Receive Control Register */<br>
 #define FSL_SAI_CSR_TERE       BIT(31)<br>
 #define FSL_SAI_CSR_SE         BIT(30)<br>
+#define FSL_SAI_CSR_BCE                BIT(28)<br>
 #define FSL_SAI_CSR_FR         BIT(25)<br>
 #define FSL_SAI_CSR_SR         BIT(24)<br>
 #define FSL_SAI_CSR_xF_SHIFT   16<br>
-- <br>
2.25.1<br>
<br>
</blockquote></div></div>